随着AI行业的蓬勃发展,厂商对于处理器的性能要求也达到了前所未有的水平,可以说无论是多强的处理器,在超算面前都显得性能欠缺,因此厂商也愿意推出性能更强的处理器来满足AI的需求,在CES 2026,AMD就展示了全球首款基于台积电2nm工艺打造的处理器,而目前网上也出现了这颗处理器关于架构层面的更多消息,得益于先进的制程工艺,AMD EPYC Venice处理器在核心数量上将会达到新的高度。

据悉EPYC Venice处理器将会采用AMD最新的Zen 6C架构,该架构最大的特点就在于每一个CCD能够存放的核心数更多,来到了32颗,这也就意味着AMD EPYC Venice处理器最多可以拥有8个CCD,从而实现256核的壮举,并且考虑到AI对于处理器数据传输性能也达到了前所未有的程度,因此AMD EPYC Venice处理器的单个CCD中能够拥有128MB的缓存,总缓存达到了1GB,这在过去简直难以想象。

当然这里说的2nm指的是CCD也就是处理器的计算部分,毕竟AMD需要追求极致的性能,至于I/O单元则采用台积电6nm工艺,能够满足需求即可,如果全部采用2nm制程工艺,毫无疑问会让处理器的成本大幅提升,并且处理器I/O的面积达到了750平方毫米,也是前所未有的程度,毕竟需要处理器应对更高的内存传输速度以及PCIe通道。预计AMD EPYC Venice处理器将会在今年正式发布,不过面向消费级的锐龙处理器则很有可能在2027年才会跟大家正式见面。




